## シングルメタルデュアルゲート CMOS のための仕事関数変調技術

研究代表者 芝原 健太郎 (ナノデバイス・システム研究センター 助教授、先端研半導体集積科学専攻) 分担者 佐野 孝輔(先端研量子物質科学専攻 M1)、日野真毅(先端研量子物質科学専攻 M2)

### 1. 研究目的

シングルメタルによるデュアルワークファンクション技術がゲート空乏化の問題を抱えるデュアルポリ シリコンを置き換えると期待されている。我々の研究 のターゲットは CMOS 製造プロセスへの適合性を失う ことなく、適応の可能な自由度の高い仕事関数変調法 を見つけることである。

### 2. これまでの研究成果概要

元々の Mo の仕事関数変調法には窒素注入 [1] が用 いられていた。しかし、この方法は界面や酸化膜への ダメージを伴う。この問題を避けるために、Mo 上に堆 積した TiN から窒素を拡散させる方法で MOSFET を製 作した。MOSFET のしきい値電圧のシフトは、MOSFET ダイオードの Vm シフトから予測された 0.45V よりも 小さな 0.1V であった (図 1)。この原因を探るために 窒素の深さ方向分布を調べた(図2)。Mo/Si02界面の 窒素のパイルアップに着目すると、ダイオードのプロ セスにソース・ドレイン活性化アニール工程を加える と、つまり FET の製造工程では、それが減少すること がわかる。アニールによって Mo 膜中の窒素濃度も低 下している。この結果は、Mo 膜を通した窒素の外方拡 散によるパイルアップの減少が、仕事関数の可逆的な 振る舞いの原因であることを示している。MOSFET の製 造工程のソース・ドレイン活性化アニールの際には Mo ゲートはCVD SiO<sub>2</sub>で覆われている。図3に Mo/ゲー ト SiO<sub>2</sub> 界面に位置していた窒素が他の CVD SiO<sub>2</sub> で界 面に再分布する様子を示す。この結果に基づき、窒素 拡散工程がソース・ドレイン活性化アニールを兼ねる ように、この工程まで TiN/Mo の積層構造を維持する プロセスに変更を行った。この結果、しきい値電圧シ フトは図4のように改善された。しかし、図4におい て工程変更を行ったデバイスはゲート長の変化に対し てしきい値電圧が特異な変化を見せている。短チャネ ルデバイスにおけるしきい値電圧の上昇は、Moの下方 界面における窒素量の減少によるものと推定される。

ゲート端付近では、TiNから供給された窒素の一部 は下方界面に向かい、残りはMo側面の界面に向かう。 故に、ゲート端部の窒素濃度は中央部より低いと考え られる。この結果、短チャネルデバイスは小さな仕事 関数としきい値電圧のシフトとを見せることになる。

Mo 以外の材料の評価も行っている。ポリシリコン ゲートを全て Ni シリサイド化したいわゆる Ni フル



Fig. 1  $I_D$ -V<sub>G</sub> characteristics of TiN/Mo and Mo gate MOSFETs. Vth shift due to workfunction change is smaller than the value expected from VFB obtained with MOS diodes.



Fig. 2 Nitrogen depth profiles obtained by back-side SIMS technique. Nitrogen pileup formed at the Mo/SiO2 interface reduces by the FET-like process that includes an RTA step after TiN stripping for S/D activation.



Fig. 3 Nitrogen re-distribution during Mo-gate MOSFET fabrication. (a) befor and (b) after S/D activation annealing.

シリサイドゲートの仕事関数シフトに関する報告 [2,3] がある。シリサイド化前にポリシリコンに注 入された不純物は、雪掻き現象によって酸化膜界面 側へ掃き出される。その結果、フルシリサイド化に よって、図5のようにNiSi/SiO2界面に不純物パイ ルアップが形雪掻き成される。我々は、Sb を用い てシリサイド化条件によってや仕事関数シフトやパ イルアップ形成がどのような影響を受けるかを調べ た。図6のSbの深さ方向プロファイルより、より 低い温度でシリサイド化を行うと Sb のパイルアッ プが増大することがわかる。シリサイド化温度を下 げるとシリサイド化速度が低下する。雪掻き現象が シリサイド化速度を下げることで促進されたものと 考えられる。V<sub>FB</sub>シフトがSbパイルアップ量によっ て変わることは MOS ダイオードを用いて確認してい る。

## 3. まとめと今後の予定

金属/Si0<sub>2</sub>界面への不純物パイルアップを利用し て仕事関数変調を行う手法を研究した。Mo中への窒 素添加の場合、MOSダイオードで見られる仕事関数 シフトを MOSFET に反映するためには、製造プロセ スの工夫が必要であった。改良プロセスで製作した デバイスで見られた特異な逆短チャネル効果を抑制 するために、さらなるプロセスの改良を現在行って いる。Sbを添加したNiSiゲートでは、シリサイド 化速度と雪掻き現象に影響するシリサイド化温度が 仕事関数シフトを得る鍵であった。この結果を踏ま えて、より仕事関数変調技術に適したシリサイド化

## 参考文献

- [1] P. Ranade et al., Mat. Res. Soc. Proc. 670, K5.2.1(2001).
- [2] W.P. Maszara et al., IEDM 2002. Tech. Dig. p. 367.
- [3] J. Kedzierski et al., IEDM 2003. Tech. Dig. p. 315.

## 4. これまでの研究発表

- T. Amada, N. Maeda, and K. Shibahara, "Degradation in a Molybdenum-Gate MOS Structure Caused by N<sup>+</sup> Ion Implantation for Work Function Control", Mat. Res. Soc. Symp. Proc. Vol. 716, pp. 299-314, 2002.
- M. Hino, T. Amada, N. Maeda, and K. Shibahara, "Influence of Nitrogen Profile on Metal Workfunction in Mo/SiO2/Si MOS Structure", Ext. Asbst. Int. Conf. on Solid State Devices and Materials (SSDM'03), pp. 494-495, 2003.
- K., M. Hino, N. Ooishi, and K. Shibahara, "Workfunction Tuning Using Various Impurities for Fully Silicided NiSi Gate", submitted to 2004 Int. Conf. on Solid State Devices and Materials (SSDM'04),



Fig. 4 Relationship between Vth and Lg for Mo gate MOS-FETs. Vth was shifted by workfunction shift realized by Nitrogen incorporation into Mo gate.



Fig. 5 Pileup formation during NiSi full-silicidation by snowplow effect. (a) before and (b) after full silicidation



Fig. 6 (a) Sb depth profiles in NiSi-MOS structure obtained with back-side SIMS technique (a) and its closeup around the MOS interfaces. The snowplow effect and pileup formation is prpmoted by lowering silicidation temperature.

# 極浅接合の形成と評価

研究代表者 芝原 健太郎 (ナノデバイス・システム研究センター 助教授、先端研半導体集積科学専攻) 分担者 江藤 隆則(先端研量子物質科学専攻 M1)、滝井 英介(工学部電子システム課程 B4)

### 1. 研究目的

ソース・ドレイン接合は MOSFET のスケーリング の進展に伴いより浅く改良されてきた。現在の先端 デバイスでは接合深さは 20nm 以下が必用となって いる。我々の主要な研究の目的は、サブ 10nm の接 合形成技術と精度の高い評価技術の開発である。

#### 2. これまでの研究成果概要

短時間アニールは浅く且つ低抵抗の接合を形成 する鍵である。我々は波長 248nmの KrF エキシマレ ーザを用いたアニールで10nmの接合形成に成功し た。図1に深さ9.5nmの接合のBの深さ方向プロフ ァイルを示す。半値幅 38n 秒という短パルスレーザ を用いたことでアニール中の拡散は 0.2nm 以下にで きた。接合の有用性の議論では接合深さだけでな く、シート抵抗にも着目せねばならない。たとえ接 合が充分浅くても、抵抗が高ければ MOSFET の性能 を低下させることになる。450℃以上の基板加熱の 導入で、シート抵抗を1kΩ/sq.以下に低減できる ことがわかった。図1は p<sup>+</sup>/n 接合形成の例である が、As や Sb を用いて深さ 10nm 以下の n<sup>+</sup>/p 接合も 形成できている。この基板加熱を用いるヒートアシ スト法は残留欠陥現象にも有効である。図2にアニ ール後の断面 TEM 写真を示す。ヒートアシストを用 いない場合、図2(a)のような残留欠陥が見られる。 ヒートアシスト温度を上げると、図2(a)と(b)に 示すように欠陥密度は低下する。欠陥の低減は、チ ャネリングによる分布の裾拡がりを防ぐのに有効 な、Ge 注入によるプレアモルファス化によって、図 2(c) と(d) のように、さらに促進される。さらに浅 い接合を形成するためにはアニール前のドーパント 分布をより浅くする必用がある。これは通常イオン 注入のエネルギーを低下させることで達成される。 しかし、サブ keV の領域では、図3に示すように、 接合深さの低減はエネルギーの低減に対して飽和傾 向を示すことがわかった。この傾向の生ずる原因は まだよくわかっていない。

KrF エキシマレーザの他に、波長 532nm の全固 体グリーンレーザを用いたアニーリングの研究を進 めている。全固体レーザは装置サイズやメンテナン スの容易さの点で優れており、より量産化に適して いる。しかし、グリーンレーザ光の侵入深さはデバ イスの寸法よりはるかに深い約1μmある。これは 不要な深部の加熱にエネルギーが無駄に消費される



Fig. 1 B depth profiles for (a) before and (b) heat assited laser annealing.



Fig. 2 XTEM photographs to evaluate residual defects after heat-assited laser annealing. Stacking faults seen in (a) are reduced by increasing heat-assist temperature or using Ge preamorphization.



Fig. 3 As implanted As profiles for sub-keV ion implantation.

ことを意味し、大出力のレーザ装置を必用とする結 果を意味する。このような点を考慮して、吸収膜を 用いた全固体レーザアニールを検討した。シリコン 上に 2nm のスクリーン酸化膜を形成した後、TiN あ るいはMoを堆積した。図4のレーザ照射エネルギ ー密度と シート抵抗の関係より、TiN 光吸収膜に よって活性化に必用な照射エネルギー密度が低減 できることがわかる。これと反対に Mo ではより高 い照射エネルギー密度が必用であった。この結果 はTiNとMoの光学的性質により説明可能である。 接合深さは基本的にアモルファス化層の厚さを反映 していた。しかし、光吸収膜を用いたアニールでは 図5のような結晶シリコンに至る過溶融を起こし易 い。これは、シリコン表面の溶融による反射率増大 による負帰還効果が表面をメタルで覆ったために起 こらなくなったためと考えられる。

## 3. まとめと今後の予定

低抵抗極浅接合をヒートアシスト KrF エキシマレ ーザアニールを用いて形成した。この手法は残留欠 陥の低減にも有効であった。また、グリーンレーザ を用いたアニールの研究もスタートさせた。ヒート アシスト法の考えを取り込んでグリーンレーザアニ ール技術を改善していく予定である。

## 4. これまでの研究発表

- K. Shibahara, "Ultra-Shallow Junction Formation with Antimony Implantation", IEICE Trans. Electron., Vol. E.85-C, pp. 1091-1097, 2002 (Invited).
- A. Matsuno, K. Kagawa and Y. Niwatsukino, T. Nire, and K. Shibahara, "Pulse Duration Effects on Laser Anneal Shallow Junction", Proc. of the 2nd Int. Semiconductor Tech. Conf. (ISTC2002), Vol.2002-17, pp. 148-156, 2002.
- K. Kagawa, Y. Niwatsukino, M. Matsuno, and K. Shibahara, "Influence of pulse duration on KrF excimer laser annealing process for ultra shallow junction formation", Int. Workshop on Junction Tech. (IWJT' 02), pp. 31-34, 2002.
- K. Kurobe, Y. Ishikawa, K. Kagawa, Y. Niwatsukino, A. Matusno, and K. Shibahara, "Formation of Lowresistive Ultra-shallow n<sup>+</sup>/p Junction by Heat-assisted Excimer Laser Annealing", Int. Workshop on Junction Tech. (IWJT'02), pp. 35-36, 2002.
- 5. K. Kurobe, Y. Ishikawa, K. Kagawa, Y. Niwatsukino, A. Matusno, and K. Shibahara,"Defect density reduction and sheet resistance improvement by multi-pulse KrF-excimer-laser annealing", Extend. Abst. Fabrication, Characterization, and Modeling of Ultra-Shallow Doping Profiles in Semiconductors (USJ 2003), pp. 98-103, 2003.
- 6. K. Shibahara, K. Kurobe, Y. Ishikawa, K. Kagawa, Y.



Fig. 4 Relationships between sheet resitance and laser energy density. TiN film deposited on Si as a green-laser-light absober reduces the laser energy density necessay for dopant activation.



Fig. 5 Sb depth profiles after the green laser annealing with the TiN light absorber. The depth profiles for  $1.1 \text{ J/cm}^2$  shows overmelt that makes the junction much deeper.

Niwatsukino, and A. Matsuno, "KrF Excimer Laser Annealing For Ultra Shallow Junction Formation: Approach For Irradiation Energy Density Reduction", Extend. Abst. 11th Int. Conf. on Adv. Thermal Processing of Semiconductors (RTP 2003), pp. 13-16, 2003 (Invited).

- 8. E. Takii, T. Eto, K. Kurobe, and K. Shibahara, "Merits and Demerits of light absorber for Ultra shallow junction formation by green laser annealing", to be presented at Int. Conf. on Ion Implantation Technology (IIT2004).
- T. Eto, and K. Shibahara, "Precise Depth Profiling of Sub-keV Implanted Arsenic", submitted to 2003 Int. Conf. on Solid State Devices and Materials (SSDM'03).