EnglishSite MapcontactGo FLASH page

プロファイル
COEメンバー トップ

氏名・所属
佐々木 守(ささき まもる)
sasaki@dsl.hiroshima-u.ac.jp

広島大学大学院 先端物質科学研究科
量子物質科学専攻 助教授
略歴
1985.3. 防衛大学校理工学部電気工学科卒業
1988.3. 熊本大学大学院工学研究科修士課程電気情報工学専攻修了(工学修士)
1991.3. 熊本大学大学院自然科学研究科博士課程システム科学専攻修了(学術博士)
1991.4. 熊本大学工学部電気情報工学科助手
1994.4. 熊本大学工学部電気情報工学科助教授
2002.10. 広島大学大学院先端物質科学研究科助教授(機能集積システム)
所属学協会 電子情報通信学会
世界水準の成果 ファジィ・コントローラの電流モード・アナログVLSI化
ロジック・イン・メモリ構造のファジィ・プロセッサ(開発時、最高の推論速度を実現)
電流モードによる 広帯域・連続時間フィルタの実現
先駆的な研究成果 Bi-CMOS電流モード回路による1V電源ADCの開発
ブートストラップによる断熱充電パストランジスタ論理回路
産官学連携 CREST、STARC、NEDO
主な発表論文名
1. M.Sasaki, T.Inoue, Y.Shirai and F.Ueno,
``Fuzzy multiple-input maximum and minimum circuits in current mode and
their analyses using bounded-difference equations'',
IEEE Trans. on Computers, Vol.39, pp.768-774, June 1990.
2.  M.Sasaki, N.Ishikawa, F.Ueno and T.Inoue,
``Current-mode analog fuzzy hardware with voltage input interface and
normalization locked loop'',
Trans. IEICE Japan, Vol.E75-A, No.6, pp.650-654, June 1992.
3. M.Sasaki, S.Kaneda, F.Ueno, T.Inoue and Y.Kitamura,
``Boltzmann Machine processor using single-bit operation'',
Trans. IEICE Japan, Vol.E76-A, No.6, pp.878-885, June 1993.
4. M.Sasaki and F.Ueno,
``7.5MFLIPS fuzzy microprocessor using SIMD and Logic-in-Memory structure'',
Trans. IEICE Japan, Vol.E77-C, pp.1075-1082, July 1994.
5. Y.Ishizuka and M.Sasaki,
``1V supply voltage Bi-CMOS current mode circuits and their application
to ADC'',
Trans. IEICE Japan, Vol.E78-A, No.3, pp.395-402, March 1995.
6. Y.Ishizuka and M.Sasaki,
``Fully balanced CMOS current-mode filters for high-frequency applications'',
Trans. IEICE Japan, Vol.E79-A, No.6, pp.836-844, June 1996.
7. 佐々木 守, 原口 隆一,
``ブートストラップスイッチングによる断熱充電パストランジスタ論理回路の実現'',
電子情報通信学会論文誌, 第J84-C, 第6号, pp.516-523, 2001年6月.
研究室ページ http:/www.dsl.hiroshima-u.ac.jp/
個人ページ http:/www.dsl.hiroshima-u.ac.jp/sasaki/
このページのトップへ戻る