contactHome

広島大学21世紀COEプログラム成果報告

学長巻頭言

拠点リーダーメッセージ

COE概要

事業推進者

ワークショップ

業績

課題別成果報告

詳細

外部評価結果の概要

研究グループ別主要論文


課題別成果報告 -詳細-

差動構成VCOにおけるクロストーク雑音の評価外谷昭洋、岩田 穆

 CMOS集積回路の高速化に伴い、RF回路と論理回路を混載したシステムオンチップ(RF-SOC)が無線システムや高速ネットワークのキーデバイスになっている。RF-SOCの実現には、高精度、高品質な出力が得られる発振回路を大規模ディジタル回路とワンチップ化することが要求される。本報告では発振回路として差動入力LC-VCO、基準となるシングル入力VCO、雑音源となるCMOS論理回路、および基板雑音検出回路を同チップ上に搭載した0.25um CMOSテストチップを設計試作した。また、本チップを用いてVCO出力と基板およびグランドの雑音を測定し、雑音の影響を調べたので報告する。

一覧へ戻る